Zen 4 в первых тестах показал больше кэша L2
Между тем в базе данных Geekbench (источник @BenchLeaks) были обнаружены интересные подробности. Мы не будем обсуждать частоту 3.430 МГц и результаты на данный момент, поскольку они наверняка изменятся.
Более интересна иерархия кэша. Судя по всему, кэш L1 останется на уровне 64 кбайт (по 32 кбайт для данных и инструкций), но кэш L2 удвоится с 512 кбайт до 1 Мбайт на ядро. Кэш L3 останется неизменным на CCD, объем будет составлять 32 Мбайт для восьми ядер. Тестируемый процессор имел номер OPN 100-0000479-13 и 32 ядра.
Уровень | Zen 1 | Zen 2 | Zen 3 | Zen 4 |
Кэш L1 на ядро | 96 кбайт (64 + 32 кбайт) | 64 кбайт (32 + 32 кбайт) | 64 кбайт (32 + 32 кбайт) | 64 кбайт (32 + 32 кбайт) |
Кэш L2 на ядро | 512 кбайт | 512 кбайт | 512 кбайт | 1 Мбайт |
Кэш L3 | 2x 16 MB на CCX / на 2x 4 ядра | 2x 16 MB на CCX / на 2x 4 ядра | 32 Мбайт на CCD / на 8 ядер | 32 Мбайт на CCD / на 8 ядер |
Утечка @ExecutableFix добавляет, что перед нами инженерные образцы на степпинге A0 с 96 ядрами (OPN 100-0000475-16) и 32 ядрами (OPN 100-0000479-10) в линейке EPYC Genoa.
Первые процессоры Ryzen на ядрах Zen 4 под Socket AM5 ожидаются во второй половине 2022, они будут производиться по 5-нм техпроцессу. AMD уже анонсировала в ноябре 2021, что следующее поколение EPYC Genoa на ядрах Zen будет поддерживать DDR5, PCI Express 5.0 и CXL. Обычные модели EPYC будут предлагать до 96 ядер, а облачные Bergamo - до 128.
Подписывайтесь на группы Hardwareluxx ВКонтакте и Facebook, а также на наш канал в Telegram (@hardwareluxxrussia).